Filters in use:
Filters in use:
Filters in use:
Filters in use:
Filters in use:
並べ替え:
複数クロックの同期:ハードウェア設定
日付:
所要時間::
2017年 12月 19日
所要時間::
02:31
このビデオはTIDA-01021 の 2 つのクロック出力間の DEV_CLK スキュー、2 個の ADC12DJ3200EVM のアナログ・チャネル間スキューを解説します。
ENGINEER IT (エンジニア IT) 優れたノイズ特性の PLL & VCO を設計する方法
日付:
所要時間::
2016年 4月 22日
所要時間::
18:17
このビデオでは フェーズ・ロック・ループ・アプリケーションのループ帯域幅について説明します。
Local oscillator and GHz clocks requirements in radio applications systems with LMX2594
This training series discusses the key requirements of local oscillators in microwave/RF and GHz clocks in radio applications.
Advanced Phase Synchronization Capabiliites with Multiple RF PLLs using TI's LMX2594
日付:
所要時間::
2017年 4月 19日
所要時間::
07:08
Watch Nadeem demonstrate advanced phase synchronization capabilities with multiple RF PLLs using TI's high performance LMX2594.
Get Your Clocks in Sync: Hardware Setup
日付:
所要時間::
2017年 8月 14日
所要時間::
02:31
This video demonstrates DEV_CLK skew between two clock outputs of the clocking reference design and the analog channel to channel skew between 2 ADC12DJ3200EVMs
Get Your Clocks in Sync: Software Setup
日付:
所要時間::
2017年 8月 7日
所要時間::
04:20
This video demonstrates the software setup of the Multi-Channel JESD204B 15 GHz Clocking Reference Design for DSO, Radar and 5G Wireless Testers
Get Your Clocks in Sync for JESD204B Data Converters
日付:
所要時間::
2017年 9月 6日
所要時間::
19:17
This video will explore a reference design that shows how to synchronize multiple high-speed JESD204B data converters.
Webinar - What you need to know about Clock Generators, Buffers and RF Synthesizers
日付:
所要時間::
2018年 6月 27日
所要時間::
54:17
Want to learn more about Clock Generators and Buffers ? You're in the right place!
Synchronization of High Speed Multichannel JESD204B Compliant Clocks Part 1
日付:
所要時間::
2018年 7月 17日
所要時間::
07:50
Learn about the high speed multi-channel clocking requirements and challenges.
How to synchronize high speed multi-channel clocks?
This training explains how to synchronize high speed multi-channel clocks used in high-speed end equipment with multi-channel transceiver system.
Synchronization of High Speed Multichannel JESD204B Compliant Clocks Part 2
日付:
所要時間::
2018年 7月 25日
所要時間::
09:56
Learn about the JESD204B compliant high speed multichannel synchronized clocking architecture
Synchronization of High Speed Multichannel JESD204B Compliant Clocks Part 3
日付:
所要時間::
2018年 7月 25日
所要時間::
11:22
Learn about the high channel count clocking solution.
Clocking solutions for high-speed multi-channel applications
Learn more about clocking solutions for high-speed multi-channel applications.
System design considerations
This video series will cover clocks and timing system design considerations such as clock tree design, frequency planning and noise reduction.
Clock Design Tool - Device Simulation
日付:
所要時間::
2014年 11月 2日
所要時間::
08:53
Dean shows clock device simulation using TI's easy-to-use Clock Design Tool.
Clock Design Tool - Getting Started
日付:
所要時間::
2014年 11月 2日
所要時間::
11:48
Dean introduces TI's Clock Design Tool and its easy-to-use graphical user interface
Clock Design Tool - Loop Filter Design
日付:
所要時間::
2014年 11月 2日
所要時間::
05:31
Dean shows how to use TI's Clock Design Tool to quickly do PLL loop filter design. TI Clock Design Tool software is used to aid part selection, loop filter des
LMX2541 - Fractional Spur Performance
日付:
所要時間::
2014年 11月 2日
所要時間::
14:17
Part 4 of 5 presentations on the LMX2541, this video discusses: * Fractional spurs * Impact of fractional spurs on system performance