ヒント:複数の語句はコンマで区切ってください

入力例:06/27/2020

入力例:06/27/2020

ヒント:複数の語句はコンマで区切ってください

入力例:06/27/2020

入力例:06/27/2020

並べ替え:

27 結果
 The TIDA-01021 connected to the ADC12DJ3200EVM and LMX2594EVM.

複数クロックの同期:ハードウェア設定

日付:
2017年 12月 19日

所要時間::
02:31
このビデオはTIDA-01021 の 2 つのクロック出力間の DEV_CLK スキュー、2 個の ADC12DJ3200EVM のアナログ・チャネル間スキューを解説します。

低消費電流で高性能のTI製シンセサイザでワイヤレス設計の向上 LMX2571

日付:
2015年 12月 7日

所要時間::
07:38
本日はLMX2571周波数シンセサイザについて説明します

TI の LMX2592 高性能RFシンセサイザ

日付:
2016年 4月 7日

所要時間::
04:57
今日はLMX2592について説明します。

ENGINEER IT (エンジニア IT) 優れたノイズ特性の PLL & VCO を設計する方法

日付:
2016年 4月 22日

所要時間::
18:17
このビデオでは フェーズ・ロック・ループ・アプリケーションのループ帯域幅について説明します。

Webinar - What you need to know about Clock Generators, Buffers and RF Synthesizers

日付:
2018年 6月 27日

所要時間::
54:18
Want to learn more about Clock Generators and Buffers ? You're in the right place!

TI Solutions for Clock and Timing

日付:
2017年 12月 7日

所要時間::
15:08
Learn about solutions to common aerospace and defense design challenges to help you simplify designs and improve performance.

Synchronization of High Speed Multichannel JESD204B Compliant Clocks Part 3

日付:
2018年 7月 25日

所要時間::
11:22
Learn about the high channel count clocking solution.

Synchronization of High Speed Multichannel JESD204B Compliant Clocks Part 2

日付:
2018年 7月 25日

所要時間::
09:56
Learn about the JESD204B compliant high speed multichannel synchronized clocking architecture

Synchronization of High Speed Multichannel JESD204B Compliant Clocks Part 1

日付:
2018年 7月 17日

所要時間::
07:50
Learn about the high speed multi-channel clocking requirements and challenges.

Reduce design risk for Low Earth Orbit satellites and other New Space applications

日時: 2019年 10月 8日 14:00
What is NewSpace? What does it mean for satellite design? Explore products that meet quality & reliability requirements for short space flights and LEO designs.

Local oscillator and GHz clocks requirements in Radio applications systems with LMX2594

This training series discusses the key requirements of local oscillator in microwave/RF and GHz clocks in  radio applications. The topics covered establish the key relationships between the requirements of a signal source and their impact in a radio system. After this training, you will be armed with the ability to understand the system requirements of your customer and how they pertain to a signal source so you can engage with your customer in a very meaningful way.

LMX2592 high performance RF Synthesizer from TI

日付:
2016年 4月 13日

所要時間::
04:57
Watch Dean get high performance without the complexity of discrete components with TI's LMX2592 high performance RF Synthesizer

LMX2541 - Simulation Using TIs Clock Design Tool

日付:
2014年 11月 2日

所要時間::
10:07
This video discusses: LMX2541 simulation using TI's Clock Design Tool

LMX2541 - Fractional Spur Performance

日付:
2014年 11月 2日

所要時間::
14:17
Part 4 of 5 presentations on the LMX2541, this video discusses: * Fractional spurs * Impact of fractional spurs on system performance

LMX2492: 14 GHz Frac-N PLL with ramp/chirp capabilities

日付:
2014年 11月 8日

所要時間::
07:31
Simon demonstrates the ramping features of the LMX2492, a feature-rich 14 GHz fractional-N PLL with advanced frequency modulation, very low phase noise perform

How to synchronize high speed multi-channel clocks?

Modern high speed end equipment's like oscilloscope, 5G wireless communication tester and RADAR requires multichannel transceiver system. The biggest challenge is to provide the high frequency, low phase noise, multiple synchronized clocks to each transceiver's data converters and local oscillator. This training will explain how to synchronize the high speed multi-channel clocks and expand for high channel count clocks requirement.

Get Your Clocks in Sync: Software Setup

日付:
2017年 8月 7日

所要時間::
04:20
This video demonstrates the software setup of the Multi-Channel JESD204B 15 GHz Clocking Reference Design for DSO, Radar and 5G Wireless Testers

Get Your Clocks in Sync: Hardware Setup

日付:
2017年 8月 14日

所要時間::
02:31
This video demonstrates DEV_CLK skew between two clock outputs of the clocking reference design and the analog channel to channel skew between 2 ADC12DJ3200EVMs

Get Your Clocks in Sync for JESD204B Data Converters

日付:
2017年 9月 6日

所要時間::
19:17
This video will explore a reference design that shows how to synchronize multiple high-speed JESD204B data converters.

Engineer It: How to ehance accuracy in radar applications

日付:
2016年 4月 13日

所要時間::
13:54
Simon explains how to enhance accuracy in radar applications using TI's RF Synthesizers
27 結果
arrow-topclosedeletedownloadmenusearchsortingArrowszoom-inzoom-out arrow-downarrow-uparrowCircle-leftarrowCircle-rightblockDiagramcalculatorcalendarchatBubble-doublechatBubble-personchatBubble-singlecheckmark-circlechevron-downchevron-leftchevron-rightchevron-upchipclipboardclose-circlecrossReferencedashdocument-genericdocument-pdfAcrobatdocument-webevaluationModuleglobehistoryClockinfo-circlelistlockmailmyTIonlineDataSheetpersonphonequestion-circlereferenceDesignshoppingCartstartoolsvideoswarningwiki