Filters in use:
Filters in use:
Filters in use:
Filters in use:
Filters in use:
排序方式:
16
結果
CDCE9xx Evaluation Modules
日期:
時間長度:
2014年 11月 3日
時間長度:
07:01
A discussion of input/output, jumper settings, power supply and control pin mode for the evaluation modules for the CDCE9xx family of clocks. For more informat
CDCE9xx Family Programming EVM
日期:
時間長度:
2014年 11月 3日
時間長度:
03:35
An exploration of the CDCE9xx family programming EVM, including hardware discussion and “how to program” guide. For more information on related products, visit
Clock Design Tool - Device Simulation
日期:
時間長度:
2014年 11月 2日
時間長度:
08:53
Dean shows clock device simulation using TI's easy-to-use Clock Design Tool.
Clock Design Tool - Getting Started
日期:
時間長度:
2014年 11月 2日
時間長度:
11:48
Dean introduces TI's Clock Design Tool and its easy-to-use graphical user interface
Clock Design Tool - Loop Filter Design
日期:
時間長度:
2014年 11月 2日
時間長度:
05:31
Dean shows how to use TI's Clock Design Tool to quickly do PLL loop filter design. TI Clock Design Tool software is used to aid part selection, loop filter des
Frequency planning and loop filter design using CDCE62005
日期:
時間長度:
2014年 11月 1日
時間長度:
04:14
Planning and loop filter design is now easy using the latest tools available in the CDCE62005 GUI.
LMK03328 EVM Setup and Programming with TICS Pro GUI
日期:
時間長度:
2017年 1月 13日
時間長度:
08:50
EVM setup and programming using TICS Pro GUI with WEBENCH clock design report to configure and program the device. The video also covers frequency planning tec
LMK03328 Frequency Margining and EEPROM programming with TICS Pro GUI
日期:
時間長度:
2017年 1月 13日
時間長度:
04:41
LMK03328 frequency margining example for generating multiple frequency plan configurations (nominal, margin high, and margin low) and programming these to the E
LMK03328 ultra low jitter clock generator step by step design-in process
This 3-part video series outlines the design process for the LMK03328 ultra-low-jitter clock generator. The series covers the WEBENCH Clock Architect
LMK03806超低抖动时钟发生器与SAW解决方案的对比
日期:
時間長度:
2014年 12月 13日
時間長度:
05:51
介绍简单易用和低材料成本的LMK03806超低抖动时钟发生器,并且即场证实其抖动与SAW振荡器解决方案比较低。LMK03806 可产生极低抖动的时钟(2.27MHz至2.6 GH),而且具备14个可编程输出。
Optimize System Performance and Design Time with the LMK03328 Ultra-Low-Jitter Clock Generator
日期:
時間長度:
2015年 9月 28日
時間長度:
07:12
Deepa shows us how easy it is to implement the LMK03328 features in your system design.
Processor Innovation in High Speed Data Acquisition Markets
日期:
時間長度:
2015年 4月 20日
時間長度:
01:04
TI brings its system optimized solution with pre-integrated ADCs & DACs to market.
Program Clock Distribution Circuits - ClockPro
日期:
時間長度:
2014年 11月 8日
時間長度:
01:47
Learn how to program TIClock Pro and TI Clock distribution circuits using ClockPro software.
System design considerations
This video series will cover clocks and timing system design considerations such as clock tree design, frequency planning and noise reduction.
TI DLP 技術實現先進 3D 感測技術與光譜儀品質檢驗 Part 5
日期:
時間長度:
2018年 11月 27日
時間長度:
09:53
Part 5: 講師最後舉例說明 DLP 技術在工廠自動化領域中已經如何應用以及新技術帶來的產品優勢,例如水果甜度檢測、品質檢驗 (水果成熟度)、薄膜檢測、成份檢測(乳液成份與濃度)、回收業分類與檢測等,最後說明目前已可以使用的 EVM。
Webinar - What you need to know about Clock Generators, Buffers and RF Synthesizers
日期:
時間長度:
2018年 6月 27日
時間長度:
54:17
Want to learn more about Clock Generators and Buffers ? You're in the right place!